Large-Scale Digital VLSI-ASIC Integrated Circuits

Informationen zur Lehrveranstaltung
TitelΨηφιακά Ολοκληρωμένα Κυκλώματα VLSI-ASIC Μεγάλης Κλίμακας / Large-Scale Digital VLSI-ASIC Integrated Circuits
Code118
Cycle / Level1. Grund- und Hauptstudiengang
SemesterWinter
CoordinatorVasileios Pavlidis
CommonNein
StatusAktiv
Course ID600001083

Studienplan: PPS Īlektrológōn Mīchanikṓn kai Mīchanikṓn Ypologistṓn (2016 - sīmera)

Registered students: 25
FachrichtungForm des KursbesuchsSemesterJahrECTS
ĪLEKTRIKĪS ENERGEIASWahlveranstaltung955
ĪLEKTRONIKĪS KAI YPOLOGISTŌNWahlveranstaltung955
TĪLEPIKOINŌNIŌNWahlveranstaltung955

Informationen zur Veranstaltung
Akademisches Jahr2020 – 2021
KurslehrdauerWinter
Faculty Instructors
Class ID
600169797

Class Schedule

Building
Floor-
HallΕξ αποστάσεως (900)
KalenderΔευτέρα 11:00 έως 14:00
Course Type 2016-2020
  • Wissenschaftlicher Fachbereich
Veranstaltungstyp
  • Persönliche Anwesenheit
Elektronischer Zugang zu Unterrichtsmaterialien
Sprache
  • Griechisch (Lehre, Prüfung)
Allgemeine Kompetenzen
  • Anwendung des Wissens in der Praxis
  • Recherche, Analyse und Verarbeitung von Daten und Informationen mittels der Verwendung technologischer Medien
  • Entscheidungsfähigkeit
  • Autonomes Arbeiten
  • Gruppenarbeit
  • Planung und Projektmanagement
  • Respektieren von Vielfalt und Multikulturalität
  • Respekt gegenüber der Umwelt
  • Soziale, berufliche und ethische Verantwortung und Sensibilität gegenüber Geschlechterfragen
  • Kritik und Selbstkritik
  • Förderung des freien, kreativen und induktiven Denkens
Lehrmaterialien
  • Buch
  • Skript
  • Folien
  • Interaktive Übungen
Einsatz von Informations- und Kommunikationstechnologie
IKT-Nutzung
  • Einsatz von IKT in der Lehre
  • Einsatz von IKT in der Bewertung der Studierenden
Unterrichtsorganisation
ActivitiesArbeitsbelastungECTSEinzelarbeitGruppenarbeitErasmus
Vorlesungen592.0
Laborübung291.0
Übung291.0
Prüfung331.1
Total1505
Bewertung der Studierenden
Beschreibung des Verfahrens
  • Schriftliche Prüfung mit Multiple-Choice-Fragen (Endnote)
Empfohlene Bibliographie
zum Kurs (Eudoxos)
Andrew B. Kahng, Jens Lienig, Igor L. Markov, and Jin Hu, "VLSI Physical Design: From Graph Partitioning to Timing Closure," Springer, 2011 (κεφ. 1-5, 7, 8 και διαθέσιμο στον Εύδοξο).
Weitere Bibliographie
Hubert Kaeslin, "Top-Down Digital VLSI Design From Architectures to Gate-Level Circuits and FPGAs," Morgan Kaufmann Publishers - Elsevier, 2015 (κεφ. 1, 7). Bruce Jacob, David Wang, and Spencer Ng, "Memory Systems: Cache, DRAM, Disk," Morgan Kaufmann Publishers, 2007 (κεφ. 5). Διανέμονται, επίσης, σημειώσεις εν είδη διαφανειών και σχετικών σημειώσεων καθώς και εγχειρίδια για τις εργαστηριακές ασκήσεις.
Last Update
22-11-2020